Q.Zhao, K.Inoue, M.Amagasaki, M.Iida, M.Kuga, T.Sueyoshi
" FPGA Design Framework Combined with Commercial VLSI CAD",
IEICE Transactions on Information and Systems, Vol.E96-D, No.8, pp.1602-1612, Aug. 2013.
小柳光正,小林広明,末吉敏則,鎌田忠
``三次元LSIの課題と高信頼化,''
日本信頼性学会誌、Vol.35, No.8, p.471, Dec. 2013.
尼崎太樹,西谷祐樹,井上万輝,飯田全広,久我守弘,末吉敏則
``システムLSI搭載FPGA-IPコア向け物理故障検出及び回避手法,''
信学論D,Vol.J96-D,No.12,pp.3019-3029,Dec. 2013.
Y.Ogawa, M.Iida, M.Amagasaki, M.Kuga and T.Sueyoshi,
`` A reconfigurable Java accelerator with software compatibility for embedded systems,''
Proc. International Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies(HEART2013), pp.39-44, Edinburgh, Scotland, June 2013. (2013/6/13発表)
Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
`` AN FPGA DESIGN AND IMPLEMENTATION FRAMEWORK COMBINED WITH COMMERCIAL VLSI CADS,''
Proc. 8th International Workshop on Reconfigurable Communication-centric Systems-on-Chip(ReCoSoC2013), Darmstadt, Germany, July 2013. (2013/7/11発表)
Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
`` An Automatic Design and Implementation Framework for Reconfigurable Logic IP Core,''
Proc. International Conference on ENGINEERING OF RECONFIGURABLE SYSTEMS AND ALGORITHMS(ERSA2013), pp.36-42, Las Vegas, Nevada, July 2013. (2013/7/22発表)
M.Amagasaki, Kazuki Inoue, Q.Zhao, M.Iida, M.Kuga and T.Sueyoshi,
`` DEFECT-ROBUST FPGA ARCHITECTURES FOR INTELLECTUAL PROPERTY CORES IN SYSTEM LSI,''
Proc. of 23th International Conference on Field Programmable Logic and Applications (FPL2013), Session M1B-3, porto, porutugal, Sep. 2013. (2013/9/2発表)
Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
`` An Automatic Design and Implementation Framework for Reconfigurable Logic IP Core,''
Proc. of 23th International Conference on Field Programmable Logic and Applications (FPL2013), Poster Session #5-2, porto, porutugal, Sep. 2013. (2013/9/5発表)
T.Kajiwara, Y.Nishitani, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
``Fault Tolerance Evaluation of defect-robust FPGA,''
Proc. 2013 Joint Conference of Electrical and Electronics Engineers in
Kyusyu, 04-1A-03, pp.50-51, Kumamoto, Japan, Sep. 2013. (2013/9/24発表)
K.Fujisawa, Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
``HDL and Bitstream Generator Tool for FPGA IP cores,''
Proc. 2013 Joint Conference of Electrical and Electronics Engineers in
Kyusyu, 04-1A-04, pp.52-53, Kumamoto, Japan, Sep. 2013. (2013/9/24発表)
T.Okamoto, M.Kuga, M.Amagasaki, M.Iida and T.Sueyoshi,
``High-speed Data Transfer Mechanism for FPGA-based ASIC Emulator,''
Proc. 2013 Joint Conference of Electrical and Electronics Engineers in
Kyusyu, 04-1A-05, pp.54-55, Kumamoto, Japan, Sep. 2013. (2013/9/24発表)
T.Hamada, Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
`` Three-Dimensional Stacking FPGA Architecture Using Face-to-Face Integration,''
Proc. of IFIP/IEEE International Conference on Very Large Scale Integration (VLSI-SoC2013), pp.196-201, Istanbul, Turkey, Oct. 2013. (2013/10/8発表)
宇田貴重,久我守弘,尼崎太樹,飯田全広,末吉敏則
``高速シリアル通信を用いたFPGAベースASICエミュレータの設計と評価,''
信学技報 RECONF2013-10,vol.113,no.52,pp.49-54,May 2013.(2013/5/21発表)
尼崎太樹,井上万輝,趙 謙,飯田全広,久我守弘,末吉敏則
``故障耐性をもつFPGA-IPコアの提案,''
信学技報 RECONF2013-13,vol.113,no.52,pp.67-72,May 2013.(2013/5/21発表)
濱田哲郎,尼崎太樹,飯田全広,久我守弘,末吉敏則
``配線セグメント長を考慮したSOMベースFPGA配置手法,''
信学技報 VLD2013-26,vol.113,no.119,pp.83-88,Jul. 2013.(2013/7/11発表)
岡本隆志,久我守弘,尼崎太樹,飯田全広,末吉敏則
``FPGAベースASICエミュレータのための高速データ転送機構,''
若手の会セミナー2013講演論文集,情報処理学会九州支部,pp.43-48,Sep. 2013. (2013/9/14発表)
柳田恭成, 尼崎太樹,飯田全広,久我守弘,末吉敏則
`` シャノン展開された部分関数の特徴に基づく少構成メモリLUT,''
信学技報 RECONF2013-27,vol.113,no.221,pp.43-48,Sep. 2013.(2013/9/19発表)
眞下 達,久我守弘,
``Verilog HDLによる8bitマイクロコントローラの設計事例,''
平成25年度(第66回)電気関係学会九州支部連合大会,06-2A-15,pp.384-385,Sep. 2013. (2013/9/25発表)
小川裕喜, 尼崎太樹,飯田全広,久我守弘,末吉敏則
``仮想CGRAへのJavaソフトウェアのマッピングとFPGA実装,''
信学技報 RECONF2013-47,vol.113,no.325,pp.45-50,Nov. 2013.(2013/11/28発表)
眞下 達,久我守弘,
``BlazeDare: ストリーム演算器を備えるプロセッサ設計コンテスト向け計算機システム,''
情処学研報,Vol.2014-ARC-208,No.6,pp.1-4,Jan. 2014. (2014/1/23発表)
学生部門3位(sort 2位, mm 2位, stencil 3位, spath 2位)
久我守弘,
``ロボットの製作とプログラミング言語による制御体験プロジェクト,''
平成25年度 革新ものづくり展開力の協動教育事業プロジェクト成果報告会,熊本大学工学部,March. 2014.(2014/3/5)
江島慎弥, 尼崎太樹,飯田全広,久我守弘,末吉敏則
``配線チャネルにおける使用数のばらつきを最小化するFPGA配線手法の一検討,''
火の国情報シンポジウム2014,4A-3,情報処理学会九州支部,March 2014.
久我 守弘,○山口 倫
``LEGOマインドストームNXTによる「ものづくり入門実習」(第2報),''
平成25年度 工学教育研究講演会講演論文集,P-18,pp.732-733,
Aug. 2013. (2013/08/30発表)