2014年度

  • 書籍

    久我 守弘,
    ``イントロダクション 21世紀のロジック回路設計シーン,''
    ``1章 論理演算と組み合せ論理回路,''
    ``2章 フリップフロップと順序回路,''
    (特集 やって見みよう!ディジタル回路設計,トランジスタ技術2001年5月),
    FPGA/PLD入門記事全集 (トランジスタ技術編集部(編)),CQ出版社,2014年6月1日.

  • 論文誌

    M. Amagasaki, Q. Zhao, M. Iida, M. Kuga and T. Sueyoshi,
    `` Fault-tolerant FPGA: Architectures and design for Programmable Logic Intellectual Property Core in SoC",
    IEICE Transactions, Vol.E98-D,No.2,pp. 252-261, Feb. 2015

  • 国際会議

    K.Fukuda, S.Mashimo, M.Iida, M.Amagasaki, M.Kuga and T.Sueyoshi,
    ``Parallel Blockus Duo Game-playing Artificial-Intelligence on an FPGA,''
    Proc. International Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART2014), pp.135-140, Sendai, Japan, June 2014. (2014/6/11発表)

    Q.Zhao, K.Yanagida, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
    `` A Logic Cell Architecture Exploiting the Shannon Expansion for the Reduction of Configuration Memory,''
    Proc. 24th International Conference on Field Programmable Logic and Applications (FPL2014), T2a-3, Munich, Germany, Sep. 2014.(2014/9/2発表)

    J.Zhang, Q.Zhao, M.Kuga, M.Amagasaki, M.Iida and T.Sueyoshi,
    ``A Comparison of Sorting Algorithms with FPGA Acceleration by High Level Synthesis,''
    Proc. 2014 Joint Conference of Electrical and Electronics Engineers in Kyusyu, 08-1P-02, pp.200-201, Kagoshima, Japan, Sep. 2014. (2014/9/18発表)

    R.Araki, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
    ``A Reconfigurable Logic Cell Architecture Based on Partial Function of Shannon Expansion,''
    Proc. 2014 Joint Conference of Electrical and Electronics Engineers in Kyusyu, 08-1P-03, pp.202-203, Kagoshima, Japan, Sep. 2014. (2014/9/18発表)

    M.Kobayashi, T.Matsuda and M.Kuga,
    ``Creative Engineering Design Education using LEGO Mindstorms NXT,''
    The 4th Asian Conference on Engineering Education (ACEE2014), GS-1-2-2, pp.35-38, Kumamoto, Japan, Oct. 2014. (2014/10/10発表)

    S.Mashimo, M.Kuga, M.Amagasaki, M.Iida and T.Sueyoshi,
    ``Zyndroid: An Android Platform for Software/Hardware Coprocessing ,''
    Proc. International Conference on Field Programmable Technology(ICFPT2014), pp.272-275, shanghai, China, Dec. 2014. (2014/12/10発表)

    T.Kajiwara, Q.Zhao, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
    ``A Novel Three-dimensional FPGA Architecture with High-speed Serial Communication Links,''
    Proc. International Conference on Field Programmable Technology(ICFPT2014), pp.306-309, shanghai, China, Dec. 2014. (2014/12/12発表)

    S.Mashimo, K.Fukuda, M.Amagasaki, M.Iida, M.Kuga and T.Sueyoshi,
    ``Blokus Duo Engine on a Zynq,''
    Proc. International Conference on Field Programmable Technology(ICFPT2014) FPGA Design Competition, pp.374-377, shanghai, China, Dec. 2014. (2014/12/10発表)

  • 一般講演発表

    西村俊二,尼崎太樹,末吉敏則,
    ``圏論を用いた同期回路-ステートマシン対応の一般化,''
    情処学研報,Vol.2014-SLDM-166,No.12,pp.1-6,May 2014. (2014/5/29発表)

    梶原拓也,尼崎太樹,飯田全広,久我守弘,末吉敏則,
    ``高速シリアル通信を用いた3次元FPGAの検討,''
    信学技報 RECONF2014-7,vol.114,no.75,pp.31-36,June 2014.(2014/6/12発表)

    眞下達,久我守弘,尼崎太樹,飯田全広,末吉敏則,
    ``Zyndroid: Android アプリケーションのHW/SW協調実行プラットフォーム,''
    信学技報 RECONF2014-10,vol.114,no.75,pp.49-54,June 2014.(2014/6/12発表)

    久我守弘,松田俊郎,
    ``情報電気電子工学科におけるものづくりを意識した学生実験・実習への取組み,''
    平成26年度 工学教育研究講演会講演論文集,2A12,pp.156-157,Aug. 2014. (2014/08/29発表)

    尼崎太樹,
    ``SoC向け耐故障FPGAコア(招待講演),''
    第4回 ソフトエラー(などのLSIにおける放射線効果)に関する勉強会2014,Sep. 2014. (2014/9/5発表)

    眞下 達,福田寛介,久我守弘,尼崎太樹,飯田全広,末吉敏則,
    ``BlazeDareII: ストリーム演算器を備えるプロセッサ設計コンテスト向け計算機システムの改良,''
    第2回 高性能コンピュータシステム設計コンテスト予稿集,P6,pp.9-12,Sep. 2014. (2014/9/5発表)
    (プロセッサ設計部門第2位)

    尼崎太樹,梶原拓也,藤澤賢太郎,趙 謙,飯田全広,久我守弘,末吉敏則,
    ``65nmCMOSプロセスを用いた耐故障FPGAの試作と評価,''
    信学技報 RECONF2014-18,vol.114,no.223,pp.7-12,Sep. 2014.(2014/9/18発表)

    藤澤賢太郎,尼崎太樹,飯田全広,久我守弘,末吉敏則,
    ``フォルトトレラントFPGA向け実行時故障検出機構の一検討,''
    信学技報 RECONF2014-19,vol.114,no.223,pp.13-18,Sep. 2014.(2014/9/18発表)

    西村俊二,尼崎太樹,末吉敏則,
    ``様相論理によるマルチクロック同期回路の形式検証体系,''
    信学技報 RECONF2014-33,vol.114,no.223,pp.93-98,Sep. 2014.(2014/9/19発表)

    久我 守弘,眞下 達,青木 敏裕,大村 悦彰,山口 倫,木山 真人,尼崎 太樹,
    ``ソフトウェアとハードウェアの連携を意識した組込みシステム設計・開発実験の一事例,''
    組込みシステムシンポジウム2014論文集,pp.157-158,Oct. 2014. (2014/10/15)

    松田俊郎,久我守弘,
    ``熊本大学における「ものづくり」基礎教育の取り組み事例,''
    第12回ものづくり・創造性教育に関するシンポジウム,Nov. 2014.(2014/11/8発表)

    西村俊二,尼崎太樹,末吉敏則,
    ``タイミング制約を含んだ回路記述方式とその意味論,''
    信学技報 VLD2014-82,vol.114,no.328,pp.81-86,Nov. 2014.(2014/11/26発表)

    岡本隆志,久我守弘,尼崎太樹,飯田全広,末吉敏則,
    ``FPGAベースASICエミュレータにおける高速シリアル通信機構の設計と評価,''
    信学技報 RECONF2014-42,vol.114,no.331,pp.45-50,Nov. 2014.(2014/11/27発表)

    末吉敏則,
    ``[フェロー記念講演]やわらかいハードウェア研究を顧みて ~ リコンフィギャラブルシステムとFPGA ~,''
    信学技報 CPSY2014-83,vol.114,no.330,pp.63-68,Nov. 2014.(2014/11/28発表)

    久我守弘,
    ``主体的学習と自己学習時間の確保のための「反転授業」,''
    Blended Learning勉強会シリーズ2,熊本大学工学部,Dec. 2014.(2014/12/19)

    趙 謙,尼崎太樹,飯田全広,久我守弘,末吉敏則,
    ``レイヤ間接続を削減した3次元FPGAアーキテクチャの検討,''
    信学技報 RECONF2014-53,vol.114,no.428,pp.41-46,Jan. 2015.(2015/1/29発表)

    山本大貴,久我守弘,尼崎太樹,飯田全広,末吉敏則,
    `` 2階層Supervisor Processorにおける信頼性管理機能,''
    信学技報 CPSY2014-153,vol.114,no.427,pp.199-204,Jan. 2015.(2015/1/30発表)

    久我守弘,
    ``工学部情報電気電子工学科の学生実験におけるアクティブラーニング事例,''
    第20回熊本大学21世紀型大学教育セミナー アクティブラーニングを考える
    (Blended Learning勉強会シリーズ3),Feb. 2015.(2015/2/18)

    久我守弘,
    ``ソフトウェアとハードウェアとの連携による組込みシステムの設計開発改善プロジェクト,''
    平成26年度 革新ものづくり展開力の協動教育事業プロジェクト成果報告会,熊本大学工学部,March. 2015.(2015/3/5)

  • ポスター

    西村 俊二,尼崎 太樹,末吉 敏則,
    ``圏論を用いた同期回路-ステートマシン対応の一般化,''
    LSIとシステムのワークショップ2014,ポスターセッションNo.1,May 2014.(2014/5/26発表)

    藤澤 賢太郎,尼崎 太樹,飯田 全広,久我 守弘,末吉 敏則,
    ``ハードエラー耐性をもつプログラマブルロジックコア,''
    LSIとシステムのワークショップ2014,ポスターセッションNo.22,May 2014.(2014/5/26発表)

    眞下 達,福田寛介,久我守弘,尼崎太樹,飯田全広,末吉敏則,
    ``BlazeDareII: ストリーム演算器を備えるプロセッサ設計コンテスト向け計算機システムの改良,''
    第2回 高性能コンピュータシステム設計コンテスト(プロセッサ設計部門),P6 Kuma2Duo,
    Sep. 2014. (2014/9/5発表)

    藤澤賢太郎,
    ``スペア領域を利用したFT-FPGA向け故障検出機構,''
    第4回 ソフトエラー(などのLSIにおける放射線効果)に関する勉強会2014,Sep. 2014. (2014/9/5発表)

    久我 守弘,眞下 達,青木 敏裕,大村 悦彰,山口 倫,木山 真人,尼崎 太樹,
    ``ソフトウェアとハードウェアの連携を意識した組込みシステム設計・開発実験の一事例,''
    組込みシステムシンポジウム2014,ポスターセッション P8,Oct. 2014. (2014/10/23発表)

    西村俊二,尼崎太樹,末吉敏則,
    ``タイミング制約を含んだ回路記述方式とその意味論,''
    デザインガイア2014,ポスターセッションNo.12,Dec. 2014.(2014/11/27発表)

    岡本隆志,久我守弘,尼崎太樹,飯田全広,末吉敏則,
    ``FPGAベースASICエミュレータにおける高速シリアル通信機構の設計と評価,''
    デザインガイア2014,ポスターセッションNo.25,Dec. 2014.(2014/11/27発表)