回路図入力によるPLD設計の注意事項


以下に4ビットバイナリカウンタの回路例を示します。

入力は、クロック(CLOCK)、クロックイネーブル(CLOCK_E)、リセット(RESET) の3つ。出力は、カウンタの出力で q0, q1, q2, q3 です。使用するライブラ リとしては、必ず "pic_lib" を使用してください。この回路では、"pic_lib" の中の "PLD_AND2", "PLD_AND3", "PLD_XOR2", "PLD_INV", "PLD_MUX1", "PLD_DFF" を使用しています。


* Back * CMS CAD Group * CMS Home Page

Our mail address is kuga@cms.kyutech.ac.jp